Plataforma para la emulación y reconfiguración de arquitecturas CISC Y RISC
| dc.contributor.advisor | Retamoso Llamas, Alonso de Jesús | |
| dc.contributor.author | Gualdrón Gamarra, Alfredo | |
| dc.contributor.author | Pinilla, José Pablo | |
| dc.coverage.spatial | Seccional Bucaramanga. Universidad Pontificia Bolivariana. Escuela de Ingenierías. Facultad de Ingeniería Electrónica | spa |
| dc.coverage.temporal | 2012 | |
| dc.date.accessioned | 2015-01-27T16:04:29Z | |
| dc.date.available | 2015-01-27T16:04:29Z | |
| dc.date.created | 2013-03-07 | |
| dc.date.issued | 2015-01-27 | |
| dc.description | 172p.: (pdf); il; tablas; anexos | spa |
| dc.description.abstract | Este proyecto ilustra la estructura y fundamentos operacionales de la unidades centrales de procesamiento (CPU), mediante la implementación de un sistema configurable con dos procesadores, uno de arquitectura RISC (Reduced Instruction Set Computing) y otro de arquitectura CISC (Complex Instruction Set Computing), en una FPGA ((Field Programmable Gate Array) en compañía de un programa interfaz de usuario para la programación y monitoreo de cada procesador. | spa |
| dc.description.abstract | This is a project planned to illustrate the structure and operational foundations of Central Processing Units, through the implementation of a configurable system with two processors, one RISC (Reduced Instruction Set Computing) and one CISC (Complex Instruction Set Computing), on an FPGA (Field Programmable Gate Array), along with a programming and monitoring user interface software. | |
| dc.identifier.instname | instname:Universidad Pontificia Bolivariana | spa |
| dc.identifier.reponame | reponame:Repositorio Institucional de la Universidad Pontificia Bolivariana | spa |
| dc.identifier.repourl | repourl:https://repository.unab.edu.co/ | |
| dc.identifier.uri | http://hdl.handle.net/20.500.11912/2004 | |
| dc.language.iso | es | |
| dc.publisher | Universidad Pontificia Bolivariana | spa |
| dc.rights | Attribution-NonCommercial-NoDerivatives 4.0 International | * |
| dc.rights.accessRights | openAccess | spa |
| dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0/ | * |
| dc.subject | Tesis y disertaciones académicas | spa |
| dc.subject | Microprocesadores | spa |
| dc.subject | Arquitectura de computadores - RISC | spa |
| dc.subject | Arquitectura de computadores - CISC | spa |
| dc.subject | Programación (Computadores electrónicos) - Administración | spa |
| dc.subject | Interfaces con el usuario | spa |
| dc.title | Plataforma para la emulación y reconfiguración de arquitecturas CISC Y RISC | spa |
| dc.type | bacherlorThesis | spa |
| dc.type.hasVersion | publishedVersion | spa |
Archivos
Bloque original
1 - 1 de 1
Cargando...
- Nombre:
- digital_24051.pdf
- Tamaño:
- 2.33 MB
- Formato:
- Adobe Portable Document Format